Senin, 25 Juli 2011

laporan digital tentang adder, substraktor,flipflop,register,counter,decorder,




Nama:EDI SURYAMAN
adder
Tanggal:    27-01-2011
Kelas:XI KM B
Nilai:
No:01
Paraf:
Tujuan:                 1.   mengerti tentang prinsip kerja adder
                                2.   mengerti rangkaian yang menggunakan adder
Teori singkat: Penjumlahan bilangan biner sebenarnya mempunyai dasar logika yang samadengan yang biasa dilakukan dengan penjumlahan bilangan berbasis sepuluh*bilangan biasa* mungkin hanya karena belum terbiasa maka penjumlahan bilangandengan menggunakan basis dua terkesan sulit dan aneh. Seperti halnya padapenjumlahanbilangan biasa maka penjumlahan bilangan biner juga dimulai dari digitpaling kiri, kalau padabilangan biasa ketika telah mencapai nilaisepuluh maka
nyimpen satuke digit selanjutnya maka pada bilangan biner ketika telah tercapai nilai
duamaka juga akannyimpen satu ke digit selanjutnya, yang kemudian disebut
dengan carry atau pindahan. Carry pada rangkaian penjumlahan ada dua yaitu carry indan carry out. Carry in adalah carry yang dipindahkan dari digit sebelumnyasedangkan carry out adalah carry yang dihasilkan dari penjumlahan, yang kemudianakan dipindahkan ke digit selanjutnya.

Alat dan bahan: 1.ic 7486 (ex or)
                                2.ic 7408 (and)
                                3.ic 7432 (or)
                                4. trainer/proto board
                                5. kabel jumper
Gambar rangkaian:
Half adder
half adder
Full adder
full adder





Tabel kebenaran:                                             HALF ADDER
A
B
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
                                                                               







FULL  ADDER
A
B
C
S
C
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1

Langkah kerja:   1. Siapkan alat dan bahan
                                2. periksa semua komponen yang diperlukan
3. buat rangkaian seperti pda gambar rangkaian menggunakan kabel jumper sebagai          penghubung
4. analisa rangkaian
5. periksakan kepada instruktur
6.bereskan peralatan dan bahan yang sudah di pakai
                               
Analisa dan kesimpulan :

Pada Half-Adder, berdasarkan dua input A dan B, maka output Sum, S dari Adder ini akan dihitung berdasarkan operasi XOR dari A dan B. Selain output S, ada satu output yang lain yang dikenal sebagai C atau Carry, dan C ini dihitung berdasarkan operasi AND dari A dan B. Pada prinsipnya output S menyatakan penjumlahan bilangan pada input A dan B, sedangkan output C menyatakan MSB (most significant bit atau carry bit) dari hasil jumlah itu. Rangkaian Full-Adder, pada prinsipnya bekerja seperti Half-Adder, tetapi mampu menampung bilangan Carry dari hasil penjumlahan sebelumnya. Jadi jumlah inputnya ada 3: A, B dan Ci, sementara bagian output ada 2: S dan Co. Ci ini dipakai untuk menampung bit Carry dari penjumlahan sebelumnya.

Kesimpulan
Penjumlah atau Adder adalah komponen elektronika digital yang dipakai untuk menjumlahkan dua buah angka dalam sistem bilangan biner.


Nama:EDI SURYAMAN
SUBSTRAKTOR
Tanggal: :   17-02-2011
Kelas:XI KM B
Nilai:
No:02
Paraf:

Tujuan :                1. mengerti prisip kerja substractor
                                2. dapat merangkai rangkaian half substractor
                                3. dapat merangkai rangkaian full substractor
Teori singkat: in electronics, a subtractor can be designed using the same approach as that of an adder. The binary subtraction process is summarized below. As with an adder, in the general case of calculations on multi-bit numbers, three bits are involved in performing the subtraction for each bit of the difference: the minuend (Xi), subtrahend (Yi), and a borrow in from the previous (less significant) bit order position (Bi). The outputs are the difference bit (Di) and borrow bit Bi + 1.
D_{i} = X_{i} \oplus Y_{i} \oplus B_{i}
K-map Bi(1,2,4,7)
Subtractors are usually implemented within a binary adder for only a small cost when using the standard two's complement notation, by providing an addition/subtraction selector to the carry-in and to invert the second operand.
-B = \bar{B} + 1 (definition of two's complement negation)
\begin{alignat}{2}
A - B & = A + (-B) \\
& = A + \bar{B} + 1 \\
\end{alignat}

Alat dan bahan:                1.ic 7486
                                                2. ic 7408
                                                3.ic 7404
                                                4.proto board
                                                5.kabel jumper
                                                6. power supply
                                               





Gambar rangkaian:         half substractor
half substruktor

                                Full substractor
full substruktor








Tabel kebenaran:                            HALF SUBSTRACTOR
A
B
S
C
0
0
0
0
0
1
1
1
1
0
1
0
1
1
0
0

                                                                FULL SUBSTRACTOR
A
B
BDi
Di
BDo
0
0
0
0
0
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1



Langkah kerja :  1. Siapkan alat dan bahan
                                2. periksa semua komponen yang diperlukan
3. buat rangkaian seperti pda gambar rangkaian menggunakan kabel jumper sebagai                                                         penghubung
4. analisa rangkaian
5. periksakan kepada instruktur
6.bereskan peralatan dan bahan yang sudah di pakai
Analisa dan kesimpulan:
Half Subtractor adalah suatu rangkaian yang dapat digunakan untuk melakukan operasi pengurangan data-data bilangan biner hingga 1 bit saja. Half subtractor memiliki 2 terminal input untuk 2 variabel bilangan biner dan 2 terminal output, yaitu SUMMARY OUTT (SUM) dan BORROW OUTPUT (BORROW). Persamaan logika dari Half Subtractor.Full Subtractor mengurangkan dua bit input dan nilai Borrow-Out dari pengurangan bit sebelumnya Output dari Full Subtractor adalah hasil pengurangan (Remain) dan bit pinjamannya (borrow-out).Half Subtractor adalah suatu rangkaian yang dapat digunakan untuk melakukan operasi pengurangan data-data bilangan biner hingga 1 bit saja. Sedangkan Full Substractor dapat melakukan operasi pengurangan hingga lebih dari 1 bit.

Nama:EDI SURYAMAN
Flip flop
Tanggal: : 10-03-2011
Kelas:XI KM B
Nilai:
No:03
Paraf:

Tujuan: 1. mengerti prinsip kerja rangkaian flip flop
                2. dapat merangkai rangkaian flip flop sesuai gambar rangkaian
Alat dan bahan:                1. Sr flip flop
                                                2.d flip flop
                                                3. jk flip flop
                                                4.kabel jumper
                                                5.proto board
                                                6. Power supply
Teori singkat: Dalam elektronik , sebuah flip-flop atau latch adalah sirkuit yang memiliki dua negara yang stabil dan dapat digunakan untuk menyimpan informasi negara. Rangkaian ini dapat dibuat untuk mengubah negara dengan sinyal diterapkan ke satu atau lebih input kontrol dan akan memiliki satu atau dua output. Flip-flop dan kait adalah sebuah blok bangunan fundamental dari elektronika digital sistem yang digunakan di komputer, komunikasi, dan jenis lain dari sistem.
Flip-flop dan kait digunakan sebagai elemen penyimpanan data. Penyimpanan data tersebut dapat digunakan untuk penyimpanan negara , dan seperti sebuah sirkuit digambarkan sebagai logika sekuensial . Ketika digunakan dalam -mesin negara yang terbatas , output dan negara selanjutnya tidak hanya tergantung pada masukan saat ini, tetapi juga pada kondisi saat ini (dan karenanya, input sebelumnya.) Hal ini juga dapat digunakan untuk menghitung pulsa, dan untuk sinkronisasi bervariasi tepat waktu sinyal input untuk beberapa sinyal waktu referensi.
Flip-flop dapat berupa sederhana (transparan atau buram) atau clock (sinkron atau tepi-dipicu); sederhana adalah yang biasa disebut kait. yang [1] Kata latch terutama digunakan untuk elemen penyimpanan, sedangkan perangkat clock digambarkan sebagai flip -jepit. [2]






Gambar rangkaian:         sr flip flop
Tabel kebenaran:            SR FLIP FLOP
A
B
Q
Not Q
0
0
TETAP
0
1
0
1
1
0
1
0
1
1
TERLARANG
SR FLIP FLOP DENGAN CLOCK
C
A
B
Q
Not Q
1
0
0
TETAP
1
0
1
0
1
1
1
0
1
0
1
1
1
TERLARANG













Jk flip flop

INPUT
OUTPUT
J
K
C
Q
Q
0
0
1
Tetap
0
1
1
0
1
1
0
1
1
0
1
1
1
toggle


Analisa dan kesimpulan

SR Flip-flop mempunyai dua masukan data : S dan R. Untuk menyimpan bit tinggi, kita memerlukan S tinggi; untuk menyimpan bit rendah, kita memerlukan R tinggiFlip-flop D, yaitu rangkaian yang hanya memerlukan satu masukan data.Flip-flop adalah rangkaian digital yang digunakan untuk menyimpan satu bit data secara semi permanen sampai ada suatu perintah untuk menghapus atau mengganti isi dari bit yang tersimpan tersebut. Prinsip dasar dari flip-flop adalah suatu komponen elektronika

Nama:EDI SURYAMAN
register
Tanggal:    14-03-2011
Kelas:XI KM B
Nilai:
No:04
Paraf:


Tujuan :                1. mengerti fungsi dari rangkaian register
                                2. dapat menggambarkanrangkaian register
                                3.mengamati kerja dari rangkaian register
Alat dan bahan:
1.       Ic 7474 dan ic 7476
2.       Trainer digital
3.       Kabel jumper
4.       Power supply
5.       Proto board
Teori singkat:
Langkah kerja:
1.       Sediakan alat dan bahan
2.       Rangkai seperti gambar rangaian
3.       Atur switch data input sesuai data table kebenaran
4.       Catat hasil outputnya











Gambar rangkaian:

INPUT
OUTPUT
CLOCK
DATA
A
B
C
D
0
1
1
0
0
0
1
0
0
1
0
0
2
0
0
0
1
0
3
0
0
0
0
1
4
1
1
0
0
0
5
1
1
1
0
0
6
1
1
1
1
0
7
0
0
1
1
1
8
0
0
0
1
1
9
1
1
0
0
1
10
1
1
1
0
0
11
0
0
1
1
0
12
0
0
0
1
1
13
1
1
0
0
1
14
1
1
1
0
0
15
1
1
1
1
0




Register geser serial input pararel output dengan J-K Flip-flop

INPUT
OUTPUT
CLOCK
DATA
A
B
C
D
0
1
1
0
0
0
1
0
0
1
0
0
2
0
0
0
1
0
3
0
0
0
0
1
4
1
1
0
0
0
5
1
1
1
0
0
6
1
1
1
1
0
7
0
1
1
1
1
8
0
0
1
1
1
9
1
1
0
1
1
10
1
1
1
0
1
11
0
0
1
1
0
12
0
0
0
1
1
13
1
1
0
0
0
14
1
1
1
0
0
15
1
1
1
1
0
Analisa dan kesimpulan:
Masukan masukan data secara deret akan dikeluarkan oleh d-ff setelah masukan denyut lonceng dari 0 ke 1 .keluaran data dapat dibaca secara pararel setelah diberikan 1 komando (read out).bila di jalan masuk read out diberi logic 0 ,maka semua keluaran AND adalah 0 dan bila read out diberi logic 1 maka pintu pintu AND menghubungkan langsung sinyal sinyl yang ada di q masing masing flip flopDi sirkuit digital , suatu register geser adalah riam sandal jepit , berbagi clock yang sama, yang memiliki output dari salah satu tapi flip flop terakhir terhubung ke data "masukan" dari yang berikutnya dalam rantai tersebut, mengakibatkan sirkuit yang menggeser oleh satu posisi satu-dimensi " bit array "yang tersimpan di dalamnya, pergeseran dalam data hadir pada input dan pergeseran keluar bit terakhir dalam array, bila diaktifkan untuk melakukannya oleh transisi dari masukan clock. Secara umum, sebuah register geser dapat multidimensional, seperti bahwa "data dalam" dan tahap output array input sendiri bit: ini dilakukan hanya dengan menjalankan beberapa shift register panjang-bit yang sama secara paralel.
Nama:EDI SURYAMAN
counter
Tanggal: 21 -03-2011
Kelas:XI KM B
Nilai:
No:05
Paraf:

Tujuan :                1.mengetahui prinsip kerja rangkaian counter
                                2.Dapat merangkai rangkaian counter
                                3.Dapat menganalisa rangkaian dan mengerti carakerja semua komponen
Alat dan bahan: 
1.       Ic 7474
2.       Ic 7476
3.       Ic 7404
4.       Kabel jumper
5.       Proto board
6.       Power supply
Gambar rangkaian:
Counter up


 

Counter down







Teori singkat:
 Rangkaian counter adalah rangkaian digital yang berfungsi untuk menghitung pulsa listrik .rangkaian dasar dari counter adalah FF-T dan FF-JK.

Table  kebenaran  :
counter up
Pulsa masukan
Keluaran flip-flop
L4
L3
L2
L1
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
6
0
1
1
0
7
0
1
1
1
8
1
0
0
0
9
1
0
0
1
10
1
0
1
0
11
1
0
1
1
12
1
1
0
0
13
1
1
0
1
14
1
1
1
0
15
1
1
1
1
16
0
0
0
0